Поскольку стандартные скорости памяти DDR5 для настольных и портативных компьютеров следующего поколения становятся все быстрее, стабильность и целостность данных оказываются критическими вопросами, которые требуют разрешения. Увеличение скорости означает, что возникают такие проблемы, как электрический шум и дрожание, что может привести к ошибкам, потере данных или зависанию системы. Чтобы решить эти проблемы, организация по принятию отраслевых стандартов для модулей памяти — JEDEC — в конце 2023 года определила новое требование для небуферизованных модулей памяти DIMM DDR5 (двухканальных модулей памяти) и модулей SODIMM DDR5 (двухканальных модулей памяти с малым контуром). Начиная с внедрения модулей памяти DDR5 со скоростью 6400 МТ/с, в модуль памяти должен быть добавлен компонент клиентского тактового драйвера (CKD) для перенаправления тактового сигнала, минимизации шума, дрожания и улучшения целостности сигнала в целом.
Тактовые сигналы, традиционно генерируемые процессором, представляют собой сигналы напряжения и тока, которые протекают с постоянной частотой, колеблясь между высоким и низким состояниями. Эти сигналы позволяют компонентам синхронизироваться на материнской плате, поэтому данные отправляются и поступают в установленное время. Модуль с тактовым драйвером будет генерировать свой собственный тактовый сигнал для обеспечения точной синхронизации времени.